當前位置: 主頁 > 新品報到 >
 

新思科技推出新一代驗證IP、加速SoC驗證流程

本文作者:新思科技       點擊: 2012-03-13 11:14
前言:
Discovery驗證IP可達成4倍效能及快速配置並在遵守通訊協定下達到有效除錯及快速收斂

        2012312-- 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)今日宣布推出以VIPER架構為基礎的Discovery™ 驗證IP (Discovery™ Verification IP,以下以Discovery VIP簡稱)系列產品。VIP完全以SystemVerilog語言所編寫並同時支援UVMVMM OVM三種方法論,它所提供的效能優勢、易用性和延展性可加速並簡化複雜SoC設計的驗證。Discovery VIP通訊協定分析器(protocol analyzer)提供一個謹守通訊協定的獨特除錯環境,除了支援所有主要的模擬器(simulator)外,Discovery VIP所達成的效能為其他VIP產品的4倍,且其配置(configuration)、覆蓋(coverage)及測試開發功能亦可改善IPSoC設計人員的生產力。VIPER架構可為以通訊協定為主的創新驗證以及SoC層級確認(validation)提供良好基礎。

 

凱為半導體(Cavium)IC設計暨網路通訊部副總裁Bruce Fishbein表示:「我們是新思科技VIP產品的忠實用戶,我們非常滿意該解決方案所提供的高品質、效能和功能。隨著我們設計和驗證環境的複雜化,Discovery VIP架構將協助我們解決下一波SoC驗證的挑戰。」

 

隨著主要SoC設計納入更多複雜的通訊協定,VIP便成了驗證環境中的要件,它將協助設計人員在緊湊的專案時程內達成覆蓋率目標。VIP提供晶片內外(on- chipoff-chip)通訊協定(ARM® AMBA®PCI ExpressUSBMIPI HDMI和乙太網路等)的功能模型。在進入生產階段之前,驗證工程師利用這些模型測試所有SoC介面,確認該介面是否符合標準。

 

完全以SystemVerilog語言編寫,並同時支援UVMVMM OVM

不像其他VIP產品,Discovery VIP完全利用SystemVerilog語言編寫,因此在既有實作上看不到以其他程式語言所撰寫的外覆程式(wrappers) 或擴充方法。在無需透過方法層級的互通(interoperability)外覆程式或底層轉譯(translation)或重設(remapping)Discovery VIP就能提供一般驗證方法(Universal Verification MethodologyUVM)、驗證方法手冊(Verification Methodology ManualVMM)和開放式驗證方法(Open Verification MethodologyOVM)三種不同方法論的原生支援。如此一來,不但能減少不必要的效能耗費,同時也能帶來其他好處,包括達成跨模擬器的可攜性(portability)、易於整合於SoC環境中以及其他針對VIP除錯、覆蓋度規畫及管理功能。

 

安謀國際處理器部門策略行銷經理William Orme表示:「為追求更高效能及達成更好的功耗效率,產業界正加速採用AMBA 4 AXI4™ACE™通訊標準以支援同調異質多核心SoC。我們支持新思科技開發AMBA4 AXI4ACE通訊協定的驗證IP,也已提供符合性 (compliance)和互通性測試的參考模型。我們期待與新思科技繼續保持密切合作以滿足客戶需求。」

 

符合通訊協定並達成有效率除錯

隨著通訊協定的日趨複雜,除錯成了功能驗證最困難且耗時的一環。新思科技Discovery VIP系列產品的通訊協定分析器可提供以通訊協定為主的除錯和智慧辨識功能,能協助設計人員快速了解通訊協定狀況、識別瓶頸所在,以及針對異常狀態進行除錯。

 

VIPER架構

Discovery VIP系列產品乃根據新思科技新一代VIPER架構所開發,該架構全是針對加強VIP效能、可配置性、可攜性、除錯、覆蓋率、符合性管理(compliance management)以及延展性所設計。VIPER大部分的功能和通訊協定正確性檢查皆來自通訊協定架構層,採用UVMVMMOVM等方法的最佳實務並以SystemVerilog語言所撰寫。所有的層級清楚可見,讓設計人員能完全掌控通訊協定的驗證,他們能依驗證計畫的要求從最高層級開始運作,但仍可以在最低層級置入錯誤作為自我檢查使用。

              

VIPER架構可追蹤以通訊協定為主的模擬資訊,提供時間序列與RTL波形同步的通訊協定層級分析瀏覽模式。該架構可完全被配置到特定通訊協定組態中,且包含從預先定義序列中刪除不適用的執行時間(run-time)配置等功能。此外,VIPER架構具備高度延展性,能針對待測裝置(device-under-testDUT)提供額外功能,如錯誤置入(error injection)模式、覆蓋率採樣(coverage sampling)等。

 

新思科技驗證事業群資深副總裁暨總經理Manoj Gandhi表示:「迫於成本及上市時程的壓力,通訊協定驗證已成為SoC驗證的要項。有鑒於新一代驗證IP的需求,我們改善除錯過程、提升效能及簡化SoC整合。新思科技新一代VIP架構的推出,對於協助產業因應SoC驗證挑戰扮演重要角色。」

 

新思科技VIP適用於多項通訊協定,包括USB 3.0ARM AMBA AXI3AXI4ACEHDMIMIPI (CSI-2DSIHIS) 、 乙太網路 40G/100GPCI Express SATAOCP等;完整的適用通訊協定列表,請參考:http://www.synopsys.com/VIP

 

關於Synopsys

總部位於美國加州山景市(Mountain Veiw)的新思科技【Synopsys Inc. (Nasdaq:SNPS)】,為全球領先的電子設計自動化(EDA, Electronic Design Automation)廠商。專門提供先進的半導體設計軟體、驗證平台、智慧產權(IP) IC製造軟體,和FPGA解決方案等產品,以協助半導體及電子產業的業者,進行複雜的積體電路(IC)設計、系統晶片(SoCs)等產品的開發與生產,讓客戶得以簡化IC設計過程,加快產品問市的速度。Synopsys在北美、歐洲、日本和亞洲等近70個地區都設有分公司及辦事處,如需更詳盡資料,請瀏覽新思科技網站: http://www.synopsys.com

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11