凌陽核心科技採用思源科技的ProtoLink Probe Visualizer加速多媒體晶片的原型驗證

本文作者:admin       點擊: 2011-08-09 00:00
前言:
思源科技宣布,凌陽核心科技(SCT)已採用思源的 ProtoLink™ Probe Visualizer 產品來加速其監控晶片的原型驗證流程。這些從事可程式化編碼平台的台灣晶片設計公司的工程師們,已開始感受到在65奈米設計原型中偵錯效率的飛速成長。  

凌陽核心科技生產可廣泛應用在多媒體上的32位元嵌入式處理器以及VLIW架構的DSP晶片,並提供了包括網路、聲音、影像編解碼器(Codec)在內的種種強大功能。為了確保這些晶片正確的運作,S2C的FPGA原型板被用來進行硬體驗證、軟體整合,以及針對智慧財產區塊(IP)、設計模組、和整體晶片間的系統驗證。另藉由採用思源科技的ProtoLink Probe Visualizer 及其能與S2C原型板連結偵錯的功能,凌陽核心科技的工程師們得以提高設計中的訊號能見度,並大幅簡化在高速低耗能晶片與數位相機、LCD螢幕、麥克風、喇叭等各種系統間的連接介面之偵錯流程。

在最近的設計專案中,思源科技的ProtoLink Probe Visulizer讓凌陽核心科技的工程師們得以在多達一千五百萬的時脈週期中擷取四百個以上的訊號,並僅僅花費數分鐘就能增加或改變十個以上的訊號探測點 ── 節省了原本需要花費工程師數個小時重新設定的時間;同時藉由使用思源科技的自動偵錯產品Verdi™ Automated Debug System,便能在暫存器交換層次(RTL)迅速的找出設計錯誤發生的真正原因。除此之外,工程師們不再需要手動比對邏輯閘層次(Gate-level)和暫存器交換層次間不同的程式碼來進行偵錯,這種FPGA廠商提供的傳統偵錯方法極易發生錯誤且會耗費大量時間。

凌陽核心科技李桓瑞技術長指出:「現今多媒體晶片拓展了功能性和系統整合的界線,並為下一世代的高品質智慧監控系統帶來動能。因為這些晶片比以前更複雜,如今原型驗證已成了晶片開發方法中非常關鍵的一部份。正當目前FPGA廠商提供的偵錯方法無法適當應付這種重大的挑戰時,思源科技的ProtoLink Probe Visulizer 幫助我們減輕了這個驗證上的重擔 ──它提供了更好的訊號能見度,並縮短了三分之二的偵錯時間,使得整個偵錯週期能在一週內迅速的完成。

思源科技資深處長茅華表示:「對於像凌陽核心科技這類的公司來說,設法不讓設計的複雜度和偵錯工具成為原型驗證上的障礙是極重要的事。ProtoLink 使用了直覺並以軟體為基礎的技術,能夠有效的降低在FPGA原型板上進行設定、確認、偵錯所花費的時間和人力,而能更快速的將設計原型運用在驗證週期中。我們很榮幸看到凌陽核心科技的工程師們達成目標,並對繼續使用ProtoLink Probe Visulizer 在新的設計專案中,以獲得更佳的產能和有效縮短上市時間的優勢充滿信心。┘

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11