全新 Cadence 設計技術克服產品微型化挑戰 為IC 封裝/SiP 設計人員解決設計與低功耗之難題
本文作者:admin
點擊:
2008-08-19 00:00
前言:
全球電子設計領導廠商Cadence益華電腦發表 SPB 16.2,將重點主軸放在現行與未來晶片封裝的設計挑戰。最新16.2版本提供進階 IC 封裝/系統級封裝 (System-in-Package,SiP) 微型化、設計周期的縮短、DFM(可製造性設計) 導向的設計功能,以及建立全新電源完整性(power integrity)模型解決方案。這些新功能可以大幅提升從事單一和多重晶粒(die)封裝/系統級封裝的數位、類比、RF 與混合訊號 IC 封裝設計人員的生產力。
設計團隊可以預期到縮減封裝尺寸後整體品質的提升,藉由導入設計規範和限制條件(rules and constraint-driven)自動化功能,解決高密度互連 (high-density interconnect,HDI) 基版(substrate)製造所需的設計方法,而這種方法就是微型化和提升功能密度的關鍵。同時設計初期還能以整個團隊為主要概念來縮短整體設計時間,讓多位設計師同時進行同一個工程設計,因而大幅縮短設計周期,加快上市時間。
由於當今低功耗設計大行其道 (特別是無線和電池供電的設備),讓高效能封裝電源傳輸網路 (package power delivery network,PDN) 成為電管理主要的關鍵。新的電源完整性技術確保設計人員能夠有效地實現電源傳輸設計的充足性、高效率和穩定性等目標。
Bayside Design 技術長 Kevin Roselle 表示:「IC 封裝設計困難度(例如物理設計實現、訊號和電源完整性等因素)的產生來自於先進而且複雜的高速 IC的需求。」「現今重心在產品微型化、強化設計人員生產力和高效 PDN 設計,我們認為 SPB 16.2 可使設計人員在面對設計挑戰時獲益匪淺。」
此外,經由與生產設備領導廠商 Kulicke & Soffa (K&S)的合作及認可後,Cadence 能夠使用 Kulicke & Soffa (K&S)認證的打線(wirebond) IP 檔案庫實現 DFM 導向的打線構裝設計,以提升良率並減少生產延誤的可能。
「隨著打線封裝益趨複雜,設計人員將面臨的挑戰是必須依循 DFM 設計以避免後續製造上的問題。」Kulicke & Soffa (K&S)產品行銷經理 Paul Reid 說道:「藉由與Cadence的攜手合作,我們可以為Substrate設計師群提供 DFM 驗證的打線迴路節點檔案庫(loop profile libraries)到每個設計師的電腦前。」
Cadence 產品行銷Allegro PCB事業群總監Steve Kamin 表示:「新推出的功能大幅強化 IC 封裝和 SiP 技術,Cadence益華電腦也樂見 Bayside Design 等公司能夠因此受益。我們承諾致力發展技術,並和主要設計供應鏈業者維持良好合作關係,除了幫助設計人員達成並超越設計目標,亦讓不斷進步的技術保持Cadence在業界的領導地位。」
Cadence SPB 16.2將於今年第四季開始銷售。客戶可註冊參加九月八號 SPB 16.2產品技術指導,近一步了解Allegro PCB與IC packaging/SiP 流程的實際操作細節。