ARC推出VTOC 4.0 Toolset 建立100%週期精確 C++和SystemC模型
本文作者:admin
點擊:
2007-10-17 00:00
前言:
ARC Internationa於今年6月宣佈併購VTOC開發商─Tenison Design Automation公司之後,全力推動下一代產品的開發,近日更緊接著推出VTOC® 4.0 Toolset,支援從Verilog和VHDL RTL建立100%週期精確(cycle accurate)的 C++和SystemC模型。VTOC 4.0含有一個新的智慧型編碼分析系統,協助設計業者研發更具效率且更高效能的C++和SystemC模型。這些原始碼模型能加速開發具備關鍵效能特性的韌體,例如裝置驅動程式、編解碼器或在一個完整SoC上進行軟體功能驗證,甚至在目標SoC投產前開發一個完整的軟體套件並完成除錯。再者,以VTOC技術為基礎的ARC IP eXchange,讓IP廠商、半導體和無晶圓廠公司能夠安全的為軟體開發業者、夥伴及客戶提供C++和SystemC模型。
新一代的VTOC 4.0承襲了前幾代超過五年以上的豐富經驗,協助客戶降低系統設計成本,縮短整體SoC開發時程並降低因功能錯誤而被迫重新設計的機率。
智慧型編碼分析引擎簡化模型建立程序
VTOC 4.0 Toolset的主要功能是一個新的智慧型編碼分析系統,功能包括:
1. 報告RTL的錯誤和潛在錯誤,提供診斷能力協助設計工程師修復問題
2. 辨識可能在模型生成時形成瓶頸的RTL,允許使用業界標準介面取代人工編碼C++/SystemC模型
3. 提供run-time分析與回饋,讓模型可以針對特定應用進行最佳化效能微調
因此專業工程師夠輕鬆的自動建立100%週期精確模型。
運用既有的VTOC模型生成技術
VTOC利用合成技術建立高度最佳化且比原有RTL更高抽象層級,高達100%週期精確性的原始C++和SystemC模型。這些模型能支援:
1. 架構探索
2. 開發關鍵效能特性的韌體
3. 讓公司能以ARC IP eXchange平台獨立的方式流通IP給夥伴或潛在客戶而無安全上的顧慮。
VTOC由劍橋大學電腦實驗室開發,於2002年9月推出第一代版本,至今已廣泛應用於許多SoC設計當中。