捷碼科技客戶採用Talus已完成超過50次的45/40奈米試產 次數遠超任何其他EDA平臺
本文作者:admin
點擊:
2009-09-02 00:00
前言:
捷碼科技客戶採用Talus已完成超過50次的45/40奈米試產 次數遠超任何其他EDA平臺
晶片設計解決方案供應公司捷碼科技(Magma(r宣佈,捷碼科技客戶們通過採用捷碼科技的Talus(r) netlist-to-GDSII設計實現系統,已完成超過50次的45奈米及45奈米以下制程節點的晶片試產,次數遠超過任何其他EDA供應商的實現系統。作為捷碼科技專為45/40奈米及更小制程節點晶片而設計的下一代實現平臺,Talus現已在廣大捷碼科技客戶中得到廣泛使用,其最新版本Talus 1.1對於45/40奈米製程節點設計更是展現出特殊的優勢。
就應用類型而言,現已完成的45/40奈米試產中有超過55%的是網路和移動通信應用,其他利用45/40奈米技術的應用包括有多媒體和圖形晶片;就地理分佈而言,迄今為止完成的45/40奈米試產中有70%是由總部位於北美的公司所完成,有25%是由總部位於日本或亞太地區的公司所完成。
“如您預期的那樣,網路和移動通信應用代表了45及40奈米晶片中的絕大部分,”捷碼科技設計實施業務部總經理Premal Buch表示。“迄今為止以這些尺寸制程完成的設計均十分複雜,其中有些甚至是接近1億閘的設計。具有COre(tm)(並行優化佈線引擎)技術和高容量的Talus 1.1正是這些應用領域晶片的最理想實現解決方案,並推動這些晶片挑戰性能和高閘數的極限。”
Talus 1.1:45/40奈米晶片的晶片最佳捷徑
Talus系統的創建旨在提前估計先進制程節點下的晶片設計的獨特需求,而Talus 1.1通過利用其功能則在此基礎上更進一步。自從Talus 1.1在2009年5月宣佈面市以來,捷碼科技客戶已發現該產品在運行時間和時序收斂方面提供了顯著改善;同時,它還實現了無設計規則檢查(DRC)違規的時序收斂並顯著縮小了晶片總面積。此外,與競爭對手的系統相比,Talus還提供了顯著的容量優勢,使得設計團隊在設計流程期間可致力於更大得多的功能模組。
“捷碼科技最初的根本宗旨即是為設計師提供最佳的先進晶片技術,”Buch先生接著補充道。“這也是不論半導體社區過渡到新的制程尺寸時需進行多少的晶片試產,我們仍可應付自如、不落其後的原因所在。到45/40奈米節點的過渡再次為捷碼科技創造了一個擴大市場份額的良好機會。當然,我們不會就此停滯不前,我們已為下一個32/28奈米制程節點的支持奠定了良好 基礎。事實上,我們的客戶中有些正致力於28奈米設計。”