ADI 發表適用於 RF 設計廣獲好評的 PLL 合成器軟體全新版本
本文作者:admin
點擊:
2010-06-30 00:00
前言:
ADI美商亞德諾公司發表一套成功的鎖相迴路(PLL)電路設計與評估工具的新世代版本 -- ADIsimPLL(TM) 3.3版。ADIsimPLL 3.3版可以協助使用者對採用 ADI PLL 合成器家族的 RF 系統進行評估、設計以及排除問題,並且可以從 ADI 的網站 ( http://www.analog.com/ADIsimPLL )免費下載。
與先前的版本完全相容的 ADIsimPLL 3.3版,乃是以前一版軟體工具的成功經驗為基礎而建構,再加入對16顆新元件的支援、經過提昇的相位雜訊模型建構精確度以及分數 N 型突波位準估算功能、還有對於該工具的新設計精靈、時間模擬引擎、與時域模擬等功能增強的特點。這些創新的特點進一步的省去了設計程序中耗費時間的重複作業,加快了產品上市的時間。
關於 ADIsimPLL 3.3 版
ADIsimPLL 3.3 版中所包括的全新元件有最近發表的 ADF 4150HV 與 ADF 4158 合成器; ADF 5000、ADF 5001、與 ADF 5002 RF 前置分頻器;具有整合式分數N型 PLL 的高整合度 ADRF 670x 正交調變器;具有整合式分數 N 型 PLL 與 VCO 的 ADRF 660x 混頻器; ADRF 6750 正交調變器與 ADRF 6655 混頻器。為了要支援這些全新的高整合度解決方案,藉由分配 VCO 信號而取得額外頻率輸出的能力已經被包含在 ADIsimPLL 設計工具當中。對於工具中的模擬與評估能力也已經有顯著的改善與加強。相位雜訊模擬演算法則藉由增加了來自於數位分配器與相位偵測器的 1/f 相位雜訊貢獻而已經獲得改善,進而達成了從接近載波一直到寬頻雜訊層的高精確度相位雜訊預測。
為了要支援分數 N 型突波的估算功能,對於前三組分數N型突波最差情況振幅大小的新估算值,目前會加以計算並顯示於相位雜訊圖表上,這將讓使用者可以評估不同的迴路濾波器拓樸與設計參數,以便處理這些寄生信號的影響。此外,對於該設計工具的多項加強還包括有針對時域模擬器的增強,以便建構既有之不同調變選項的模型;針對新設計精靈的增強,讓使用者可以從選項的範圍中挑選,以產生出所需要的頻率。另外也提供了對於第二輸出的輸出頁面,以便在相位雜訊顯示的時候有不同的組態選項可供選擇,而時間模擬引擎也獲得了加強,能夠精確的建構出防反彈(anti-backlash)脈衝之影響的模型。
若需要下載 ADIsimPLL 3.3 版,請參訪 http://www.analog.com/adisimpll ,若想要進一步瞭解 ADI 的 RF IC 以及公司的其它RF設計工具,請參訪 http://www.analog.com/rf 。