ST雙介面PC BIOS系列再添新成員

本文作者:admin       點擊: 2004-08-30 00:00
前言:
ST雙介面PC BIOS系列再添新成員 全新8Mbit記憶體晶片問世


 


用於儲存PC BIOS資料的快閃記憶體同時支援Firmware HubFWH
Low Pin CountLPC)架構,為PC製造商提供更大的靈活性


 


ST日前發佈  可在PC應用中儲存BIOS程式碼的全新8Mbit快閃記憶體,新元件可同時使用在內含英特爾與非英特爾晶片組的PC中,應用範圍涵蓋桌上型電腦、筆記型電腦與伺服器。新元件是ST M50FLW系列的最新產品,也是第一款在同一晶片上支援Firmware HubFWH)與Low Pin CountLPC)架構的元件。


 


新元件命名為M50FLW080,是一款1M x 8bit的非揮發性記憶體,操作在3.0V3.6V的單一供給電壓。獨特的自動檢測電路會對起始時槽(START time slot)的前4個位元進行解碼,然後在執行適當的匯流排協議對任何指令集進行充份解碼,從而判斷該元件是在FWHLPC環境中執行。該元件相容於英特爾為LPCFWH模式制定的LPC介面規範1.1版,並支援多位元組編程(在單一操作條件下多達4位元組),以及多位元組讀取(在單一操作條件下多達128位元組)。


 


M50FLW080的雙介面能力簡化了PC製造商的設計與製造過程,提供更好的靈活性,同時減少了存貨需求和風險。LPC是一種靈活的33MHz介面,預計在未來的1~2年內,能在新型PC應用中取代現有的ISA(業界標準架構)匯流排。Firmware Hub protocolFWH)則是英特爾從LPC規範中開發出的新型協議。


 


除了雙介面外,新的晶片也針對擦除與編程提供更少的顆粒度,非常適合BIOS參數應用。其記憶體空間被劃分為1664Kbyte的區塊,其中三個區塊被劃分為4Kbyte的區段──而該元件也提供兩種可將這三個區塊放在記憶體頂端或底部、或是將一個放在頂端,兩個放在底部的選項。所有的區塊與區段都能各自被擦除,同時均具有獨立保護功能以防止突發的編程或擦除。


 


針對組裝前的編程作業,M50FLW080的位址/位址多工(A/A Mux)介面能與當前的快閃記憶體編程器相容。使用可選擇的12V電源供給腳位時,標準的4倍位元組編程時間為10us,如此將有效減少編程與擦除時間。


 


M50FLW080現可供應樣品,有PLCC32TSOP328mm x 14mm)與TSOP4010mm x 20mm)等封裝,操作溫度範圍為-20℃到85℃。採購量為10,000顆時每顆單價2.4美元。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11