Synplicity為全速ASIC驗證發表Confirma平台
本文作者:admin
點擊:
2007-06-28 00:00
前言:
半導體設計及驗證軟體大廠Synplicity (納斯達克上市代號:SYNP)發表可大幅增進傳統ASIC驗證方法的下一代、高效能驗證解決方案平台—Confirma™平台,其結合同類型中最佳的硬體與軟體工具,創造出一個高度整合的、硬體輔助的驗證解決方案,協助客戶面對現在以及未來的ASIC驗證挑戰。Confirma™平台囊括了Synplicity業界標準的multi-FPGA分割與建置的Certify®工具,並具備近期推出的TotalRecall™技術,可提供被測試的設計完整可視度的Identify® Pro軟體,以及目前市場上最具彈性的HAPS(HARDI ASIC Prototyping System)FPGA原型硬體平台。
ASIC設計人員對於更高度的驗證力與新一代高密度元件的需求很大,讓FPGA原型成為現今成長最快速的驗證方法。然而,現在的設計人員仍需要挑戰拼湊各自的解決方案。現行的選擇方式需要從不同的供應商中挑選不同的硬體與軟體工具,同時要確保能夠應付設計人員的特殊驗證要求,最後還要創造工具間溝通的連貫流程,將解決方案轉換為Synplicity密切整合、全速驗證的解決方案—Confirma平台—便可將FPGA原型的可用性與效能帶向更高境界。
Synplicity ASIC驗證行銷資深總監Juergen Jaeger表示,「Confirma平台讓設計人員使用不同的方法驗證,使用者現在可以開始思考用『有無額外的驗證可執行,以增進設計與產品品質?』而非『該如何減少驗證或抄捷徑使產品如期完成?』。Synplicity特別指出,作為一個可實行並具效能的ASIC驗證解決方案—從建置到高速(at-speed)執行與設計除錯。Confirma™平台能讓原型設計更容易使用、效能更高。」
目前被認定為最佳的Confirma平台包含三個主要的構成要素,也可分別為獨立使用的工具:Certify軟體能將一個現有的ASIC設計分割為多重FPGA;HAPS原型板做為硬體執行引擎;還有採用革新性TotalRecall技術的Identify Pro軟體,為業界標準的模擬器提供完整可視度及無縫介面,讓除錯更容易進行。當合併使用時,這些工具能夠提供現有最高效能的ASIC驗證平台。也因為Confirma平台的以模組和可延伸的架構複製原型設計,因此能夠讓軟體開發人員及系統整合人員執行實際的軟體應用,大幅減少全面系統驗證的時間。