Actel公司宣佈其屢獲殊榮的IGLOO和成功的ProASIC3系列現場可編程閘陣列(FPGA) 增添兩個新成員,能夠滿足可編程解決方案的設計對功耗和成本預算不斷緊縮的要求,而新器件的價格僅由0.99美元起。新的15,000門器件的門密度媲美128個巨集單元的複雜可編程邏輯器件 (CPLD),並提供低至5µW的功耗,其靜態功耗更低至較昂貴CPLD的十分之一。全新的IGLOO AGL015 和 ProASIC3 A3P015 FPGA的成本和功耗更低,能夠在消費電子、醫療設備、通信和工業應用中替代低密度FPGA和CPLD,包括可攜式媒體播放機、智慧型電話、存儲卡介面、系統控制器、可攜醫療儀器和無線感測器。
Actel高級副總裁Fares Mubarak稱:“市場對在可攜式設計中實現控制和橋接功能的低密度、低功耗可編程產品需求仍然十分巨大。在新的價位上,沒有其他低密度FPGA或CPLD能夠達到新的IGLOO和 ProASIC3器件的低功耗指標,使到這些低密度產品成為對功耗和價格敏感應用的理想選擇。”
實現功能豐富的可攜式設計的低功耗、低成本產品
Actel的IGLOO系列 FPGA的靜態功耗僅為5µW,低於最接近低功耗FPGA的200分之一,與目前用於可攜式應用的領先PLD產品相比,可延長電池壽命達10倍以上。 IGLOO AGL015器件的靜態功耗僅5µW,而動態功耗較Actel的30,000門AGL030器件低50%,可支援1.2V和1.5V的工作電壓,提供高達250 MHz的系統性能,且具有49個I/O和1 Kb非揮發性 Flash ROM。採用1.5V電壓的 ProASIC3 A3P015器件則可達到350 MHz的系統性能,並具有49個I/O和1 Kb非揮發性 Flash ROM。
為進一步降低系統成本、功耗和占位尺寸,新的IGLOO 和 ProASIC3 FPGA提供橋接兩個不同I/O電平的功能以及1 Kb片上記憶體,因而撇除了對分立元件的需要。在ProASIC3 和IGLOO架構中,Actel Libero整合型設計環境 (IDE) 自動使用了獨特的Versatile™ 核單元,作為組合或順序邏輯,從而實現比較固定架構CPLD方案更高效的走線設計、靈活性及器件利用率。
價格與供貨
IGLOO AGL015 和ProASIC3 A3P015 FPGA的樣品將於3月提供,2008年第二季批量生產。產品採用8x8 mm單排QFN封裝,將PCB成本降至最低。這些器件並由Actel Libero IDE v8.2 SP1提供支持。A3P015和AGL015器件批量訂購的起價僅為0.99美元。Actel或登入Actel網站:
www.actel.com。