Altera展示業界第一款基於模型的FPGA浮點DSP工具
本文作者:admin
點擊:
2011-09-14 00:00
前言:
Altera公司 展示用於FPGA的浮點DSP新設計流程,這是業界第一款基於模型的浮點設計工具,可在FPGA上實行複雜的浮點DSP演算法,並經過柏克萊設計技術公司 (Berkeley Design Technology, Inc., BDTI) 這家獨立分析公司,針對高效能、效率與易於在Altera的Stratix® 與Arria® FPGA產品系列實行浮點DSP設計進行了驗證。
Altera浮點DSP設計流程包括可整合到DSP Builder高階模組、Quartus® II RTL工具鏈、ModelSim模擬器,以及MathWorks MATLAB與Simulink工具的Altera浮點DSP編譯器,可以簡化在FPGA上實行DSP演算法的流程。浮點設計流程合併與整合了演算法的模型建立與模擬、RTL產生、合成、佈局與佈線,以及設計驗證階段。無論是在演算法或是FPGA層級,這種整合都能夠進行快速開發與加快設計空間檢測,並大幅地縮減整體的設計工作量。
Altera產品暨企業行銷副總裁Vince Hu表示,「使用Altera的高階DSP模型流程,設計人員可以更有效率地實行與驗證複雜的浮點演算法,並會比傳統的HDL架構設計更快速,一旦演算法已經建立模型,且可在高階進行除錯,設計便可以輕易地進行合成,並套用到任何Altera FPGA之中。」
Altera新的設計流程非常適合解決線性代數問題的需求,特別是浮點運算所要求的動態範圍。BDTI評測了可參數化的浮點逆矩陣設計,逆矩陣是用於雷達系統、MIMO無線系統、醫療影像與其他許多DSP應用處理形式的典型範例。
獨立技術分析公司BDTI在評估Altera的浮點設計流程之後表示,「並不僅是建立由基本浮點運算單元組成的資料路徑,浮點編譯器會產生一個將基本運算單元合併到一個單一功能或資料路徑,然後融合而成的資料路徑。透過這種作法,將可排除出現在傳統浮點FPGA設計中的冗餘。」BTDI結論,「採用融合的資料路徑演算法則,在實行複雜的浮點資料路徑時,將可比之前的做法擁有更高的效能與效率。」
想閱讀BDTI完整FPGA浮點DSP設計流程分析,請參考www.altera.com/floatingpoint。