2016年3月30日--致力於在功耗、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈推出最新Libero系統單晶片(SoC) 11.7版,它是一款全面的可程式設計邏輯器件(FPGA)設計工具套件,用於美高森美的FPGA產品。這款最新版本軟體包括了多項新功能,可為設計人員帶來更高的易用性和工作效率,以及包括用於 RTG4™ FPGA、 SmartFusion™2 SoC FPGA和IGLOO™2 FPGA器件的先進安全和評估工具。
美高森美的軟體工程副總裁Jim Davis表示:“我們的 Libero SoC v11.7軟體工具採用具有全新約束管理視圖的新型增強約束流程、完全重新設計的ChipPlanner和新的同步開關雜訊(simultaneous switching noise, SSN)分析器,因此大幅改善了用戶的體驗。此外,包括改善的用戶設計導航、遠端工作流程安裝及串聯器/解串器 (SerDes)BER運算器的 SmartDebug更新,也可讓客戶受益良多。再者,SmartTime UI 提升兩倍速度,SmartPower 工具提升五倍設計速率,這些工具可以大幅提升設計效率。”
對於FPGA解決方案的設計人員來說,美高森美 Libero SoC v11.7軟體工具除了支援更快上市的使用性特點之外,還發布了安全生產編程解决方案(SPPS),此一解決方案可用來防止過度製造、複製、逆向工程、惡意軟體插入和其他安全威脅。
改善用戶體驗
Libero v11.7 軟體工具導入了增強的約束流程,旨在簡化設計約束管理。這款解決方案可用來管理時序約束、輸入/輸出(I/O)屬性約束、平面規劃約束及網表屬性約束,以確保它們可在單一視圖中進行創建、導入、編輯和組織。時序約束僅需輸入一次,並且可以自動應用在綜合、時序驅動的配置與繞線,以及時序驗證中。已知硬體模組和智慧財產權(IP)元件的時序約束則可自動地導出。
新版本軟體還具有完全重新設計的ChipPlanner,它是一款用於FPGA器件內各區塊邏輯定義和分配的平面規劃工具。這種設計方法對於控制設計配置以獲得最佳結果尤其有用。新款ChipPlanner還包括介面更新和顯著的執行時間增強,這在大規模和高使用率的設計中尤其明顯。
SmartDebug
針對SmartFusion2、IGLOO2和RTG4系列器件,SmartDebug可在FPGA 設計中實現前所未有的可視性,無需重新測量和建構設計。採用SmartDebug的用戶能夠利用主動探針,讀取及寫入任何FPGA模組觸發器,或者利用帶電探針,通過外部示波器檢視PRA/PRB引腳上的任何兩個觸發器。此外,SmartDebug還可讓用戶讀取和寫入LSRAM、uSRAM和SerDes控制暫存器。在Libero SoC v11.7中,美高森美利用統一的模組探針選擇和主動探針或帶電探針設計導航,以及適用於輕量實驗室安裝的獨立版本軟體,進一步增強了SmartDebug。
增強的安全性
市場調查機構Aberdeen集團指出,到二○二○年,將會有大約五百億台設備與網路連接,不僅這些設備本身必須是安全的,而且在器件、設計和系統級上也必須是安全的。
美高森美的Libero v11.7軟體工具導入了其SPPS功能,以實現美高森美SmartFusion2 SoC FPGA和IGLOO2 FPGA器件的安全生產程式設計。SPPS可在美高森美的FPGA器件中安全地產生和輸入密碼鍵和配置位元流,以防止複製、逆向工程、惡意軟體插入、比如交易機密或機密資料的敏感智慧財產權(IP)之洩漏、過度製造及其他潛在安全威脅。
美高森美的SPPS採用獲得了聯邦資訊處理標準(FIPS)認證並用於關鍵性運算工作的硬體安全模組(HSM),並結合美高森美的防篡改快閃記憶體FPGA器件,從而防止現今外部攻擊者或競爭對手、不道德合約製造商及其員工或其他內部人員所造成的主要安全威脅問題。
其他新的特性
Libero SoC v11.7軟體工具還包括其他幾項更新,其中一些更新如下。如要瞭解更多資訊,請參考詳細的發佈說明。
- 藉著新型SSN分析儀工具的支援,計算每一FPGA器件引腳的雜訊容限
- 在 SmartPower上的執行時間提升五倍
- 在SmartTime上的使用者介面(UI)執行時間提升兩倍
- 為SmartTime提供多特例分析支援
- 物理設計中的跨時鐘域最佳化
供貨
關於美高森美的IGLOO2 FPGA和SmartFusion2 SoC FPGA
關於美高森美RTG4 FPGA器件
關於美高森美公司
美高森美公司(Microsemi Corporation, 紐約納斯達克交易所代號:MSCC) 為通訊、國防與安全、航太與工業提供全面的半導體與系統解決方案,產品包括高性能、耐輻射類比混合積體電路,可程式設計邏輯器件(FPGA) ;可客製化系統單晶片 (SoC) 與專用積體電路(ASIC);功率管理產品;時鐘、同步設備以及精密定時解決方案為全球的時鐘產品設定標準;語音處理器件;RF解決方案;離散組件;企業儲存和通訊解决方案;安全技術和可擴展反篡改產品;乙太網解決方案;乙太網供電 (PoE) IC與電源中跨 (Midspan) 產品;以及客製化設計能力與服務。美高森美總部設於美國加利福尼亞州Aliso Viejo,全球員工總數約四千八百人。欲獲取更詳盡資訊,請瀏覽網站:http://www.microsemi.com。