2017年3月6日--全球電子設計創新領導廠商益華電腦(Cadence Design Systems, Inc.)宣佈推出業界首款已通過生產驗證之第三代模擬平台 - Xcelium™,其係基於創新的多核心平行運算技術,加速系統單晶片(SoC)上市時程。平均而言,相較於前代Cadence模擬平台,可在單核心提升2倍性能並在多核心模擬優化5倍以上性能。Cadence® Xcelium通過生產驗證,已獲得行動、繪圖、伺服器、消費者、物聯網及汽車領域的早期採用者所部屬。更多Xcelium詳情,請至www.cadence.com/go/xcelium。
ARM技術服務事業群總經理Hobson Bullman表示:「ARM與合作夥伴能否提供滿足顧客期待的產品,端賴是否能夠實現快速且嚴格的驗證。Xcelium平行模擬平台在ARM® SoC設計上於閘層級模擬及RTL模擬分別達成4倍及5倍的加速。基於此,我們預期Xcelium能夠讓我們以快速可靠的方式推出最複雜SoC。」
意法半導體 CPU團隊經理Francois Oswald提到:「在我們開發應用於智慧駕駛及工業IoT之複雜28nm FD-SOI SoC及ASIC過程中,快速且具有規模靈活性的模擬為符合緊湊時程規劃的關鍵。我們採用Cadence Xcelium平行模擬平台可將串行模式DFT效能加快8倍,因此選擇Xcelium做為我們數位與混合訊號SoC驗證團隊的標準模擬解決方案。」
Xcelium模擬平台提供以下有助於加速系統開發的優點:
1. 多核心模擬優化運行時間,加速專案時程:第三代Xcelium模擬平台技術源於所併購的Rocketick而打造,且為目前唯一經生產驗證的平行模擬技術為基礎,平均可將暫存器傳輸級(RTL)設計模擬、閘層級模擬及平行可測性設計(DFT)模擬的運行時間分別加快3倍、5倍及10倍,約可節省多達數週到數月的專案時程。
2. 適用範圍廣:Xcelium支援多種最新設計方式及IEEE標準,幫助工程師無需重新編碼而獲得效能的提升。
3. 易於使用:Xcelium的編譯流程將設計驗證測試環境代碼指派給最適合的引擎,並自動選擇最佳核心數目,加快執行速度。
4. 包含多項申請中專利技術提高生產力:有助於加快整體SoC驗證時間的新功能包括SystemVerilog Testbench覆蓋率,迅速達成驗證收斂及平行多核心建立。
Cadence數位與簽核事業群暨系統與驗證事業群資深副總裁兼總經理Anirudh Devgan 博士表示:「在研發優質產品並推行上市的過程中,驗證通常是最耗費成本和時間的過程。Xcelium結合JasperGold® App、Palladium® Z1硬體模擬平台和Protium™ S1 FPGA原型驗證平台,為顧客提供市面上最強大的驗證套裝,協助工程師加速設計創新的腳步。」
全新Xcelium模擬平台為Cadence Verification Suite的新成員,繼承Cadence的創新傳統,符合Cadence系統設計實現(SDE)的策略,協助系統及半導體公司以更高效率打造出更完整且具競爭力的終端產品。Cadence Verification Suite包含最先進的核心引擎技術、採用多種驗證架構技術與解決方案,協助客戶優化設計品質、提高生產力,滿足各種應用及垂直市場所需的驗證需求。
關於Cadence 益華電腦
Cadence益華電腦致力於協助電子系統及半導體公司打造創新的終端產品,以改善人們的生活、工作與娛樂方式。客戶採用Cadence的軟體、硬體及半導體IP,從晶片、印刷電路板至整體系統,協助客戶更快達成產品上市的目標。Cadence的系統設計實現(SDE)策略助力行動、消費電子、雲端資料中心、汽車、航太、物聯網、工業等市場領域的客戶開發出差異化的產品。Cadence同時獲財星(FORTUNE)雜誌評列為百大最佳職場企業榜。更多Cadence資訊,請見 cadence.com。