在建構任何系統時,模擬都發揮著關鍵作用。其協助設計人員預見問題,進而避免費時且成本高昂的修改。我們的目標始終是一次就成功!在模擬高速數位介面時,如果設計不當,簡單的 PCB 佈線可能會影響訊號品質。在訊號完整性模擬中,IBIS ( 輸入 / 輸出緩衝器資訊規範 ) 模型用來表示元件的數位介面。
如 IBIS 系列文章的第 1 部分所述,IBIS 是一個行為模型,透過以表格形式列出的電流與電壓(I-V) 和電壓與時間 (V-T) 數據來描述元件的數位介面的電氣特徵。IBIS 模型應儘量準確,且不含任何解析錯誤,避免在之後使用時出現問題。此外,對於具有數位介面的每個零件或元件,都應該提供可用的 IBIS 模型。如此當客戶需要時,可直接從製造商的網頁上下載。但是,事實並非總是如此。對於IBIS 模型使用者,他們常遇到的一個問題就是模型的可用性。當其在設計中選用的零件沒有 IBIS 模型時,其產品開發可能受阻。
圖:3 態 CMOS 緩衝器的 IBIS 模型。