Synplicity發佈HAPS ASIC原型驗證系統最新的新增功能

本文作者:admin       點擊: 2007-10-09 00:00
前言:
半導體設計及驗證軟體大廠Synplicity 發佈名下HAPS™ (High-performance ASIC Prototyping System™)系列產品最新的新增功能,該系列中HAPS-51採用目前FPGA產業龍頭賽靈思(Xilinx)的Virtex™-5 LX330,以及內建記憶體以進行更快速的ASIC驗證,前一代的HAPS系統採用外接子版提供記憶體存取功能,最新的HAPS-51則使用位於FPGA旁的內建記憶體,因此HAPS-51可提供高效能且低成本的解決方案,並降低今日具有挑戰性的系統單晶片設計的開發時程。HAPS系統是由Synplicity的ASIC/ASSP全速驗證平台Confirma™的核心。

該模組及其可延伸性的架構讓HAPS-51系統提供了許多優越特性,這套系統更是特別針對系統單晶片設計師以及軟體開發者所設計。使用這套HAPS系統時,HAPS-51使用HapsTrak標準:規範針腳輸出以及機械特性來確保不同世代的HAPS母版和子版間的相容性。FPGA和DDR2記憶體模組間的緊密連結,提供了彈性的高速記憶體存取功能,並讓HAPS-51成為一個提供嵌入式處理器以及大量軟體內容系統單晶片設計的單一驗證平台。相對於HAPS-50系統,HAPS-51提供了可編程的時脈產生器,精密的監測,以及自我測試等特性,不但有遠端參數調整、設定能力,還具備了多板堆疊或是互連功能,可支援任何大小的ASIC,ASSP,以及SoC設計。

Synplicity硬體平台事業處總經理Lars-Eric Lundgren表示,「我們直接回應了客戶對於HAPS平台直接將FPGA連結記憶體的要求。HAPS-51系統這個獨一無二的特性結合Synplicity的FPGA合成以及除錯軟體,讓設計團隊有卓越的解決方案,驗證今日最先進、最具挑戰性的設計之功能。」

產品上市訊息
若需要更多的關於Synplicity的高速ASIC 原型系統(HAPS)或是Confirma平台的資訊,請參閱www.synplicity.com,或與Synplicity當地銷售人員洽詢。

全球系列研討會
2007年的十月以及十一月間,晶片設計驗證以及可編程邏輯解決方案提供者Synplicity和Xilinx將會提供領導業界的設計和驗證方法,並提供有價值的資訊,協助設計者在當下或未來的設計專案中,節省時間以及金錢。若需研討會的詳盡資訊,請參閱http://www.synplicity.com/events/synplicity_xilinx_2007/

關於HAPS
HAPS為ASIC原型中一個模組化、高成效及高擴充的FPGA系統,HAPS包含多重FPGA主機版,標準或客製化子母版,以不同方式進行以便快速組裝ASIC原型系統。快速組裝是由很多標準擴充子卡包括影像處理、記憶體和乙太網路介面、USB、PCI Express和ARM®核心模組搭配而成。更多關於HAPS的資訊,請參閱http://www.synplicity.com/products/haps/。

關於Confirma
Synplicity的Confirma平台是一個高度整合、容易使用,且應用廣泛的全速ASIC驗證流程,並大幅加速ASIC/ASSP/SoC設計功能驗證。Confirma平台包含了Certify®多重FPGA建置工具,以及HAPS™-高速ASIC原型驗證系統,還有包含了得獎的TotalRecall™技術的Identify® Pro可視性除錯軟體。當使用這套流程時,這些工具提供現今市面上最高效能的ASIC設計功能驗證平台。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11