當前位置: 主頁 > 技術分類0 > IC技術0 > 封裝/測試0 >
 

Spansion 發表革命性的MirrorBit Eclipse架構

本文作者:admin       點擊: 2007-04-14 00:00
前言:
純快閃記憶體解決方案供應商Spansion發表了該公司革命性的MirrorBit® Eclipse™架構。該架構將MirrorBit NOR、ORNAND™和Quad 快閃記憶體整合在單一裸片上。MirrorBit Eclipse架構與現有晶片組完全相容,可快速應用於多功能手機和多媒體可攜式設備,以提升其性能並且降低成本。手機OEM廠商可以節省30%甚至更多的手機儲存子系統材料成本,並且在設計時能夠獲得更高的靈活度。

Spansion總裁兼執行長Bertrand Cambou表示︰「多年來我們一直在進行一項策略,利用單一MirrorBit技術研發開發包括NOR、ORNAND和Quad在內的眾多解決方案,以滿足客戶的需求。這次發表的MirrorBit Eclipse架構就是該策略的最新成果。有了此架構,我們將能夠把這三種解決方案整合在單一裸片上,提供業界前所未有的強大組合。MirrorBit Eclipse架構容易使用,並且與現有的平台相容,能夠幫助手機OEM廠商迅速地以不變甚至更低的成本將創新的多功能手機推入市場,衝擊目前的業界定價標準」

應用性能
隨著手機和多媒體可攜式設備中數位內容(例如圖片、音樂和視訊)的增加, MirrorBit Eclipse 架構能夠提升性能,例如快速的應用加載 (Application Loading) 和啟動時間、快速圖片儲存與讀取。

更快的上市時間和更低的成本
Spansion致力於協助手機OEM廠商降低成本,並以更快的編程時間來加快手機生產速度。利用MirrorBit Eclipse架構的NOR界面和XIP(execute-in-place)運作模式,手機OEM廠商可以減少系統中DRAM的數量。透過將MirrorBit NOR、ORNAND和Quad的整合,在單一裸片上達成包括高速執行代碼及儲存大量多媒體內容的性能改善。此外,MirrorBit Eclipse架構整合了一個可編程微控制器,可取代以往用於快閃記憶體的慣用狀態機(state machine),並且支援內建自我測試(Built-in self test; 簡稱BIST)。MirrorBit技術能夠有效整合邏輯元件,達成更靈活、更快速的生產製程,幫助OEM廠商加快手機產品的上市週期。

產品上市時間
公司預計在第三季推出第一顆晶片,並計畫今年稍晚時在其SP1廠推出利用300mm晶圓製造的65nm MirrorBit Eclipse解決方案樣本。這些解決方案以每單位2位元的MirrorBit技術為基礎,能夠以傳統NOR所具備的高速度執行代碼,並可實現非常快速的多媒體數據傳輸速率。該解決方案更計畫以45nm製程達到每單位2位元和每單位4位元儲存,不僅大幅度增加儲存容量,亦實現了高性能代碼儲存與大區塊多媒體儲存能力的無縫結合。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11