Lattice下一代FPGA主打低成本低功耗市場

本文作者:admin       點擊: 2011-12-23 00:00
前言:
LatticeECP4 FPGA系列以LatticeECP3系列為基礎,目標是符合各種應用來開發主流平台的理想套件,如無線射頻遠端網路架構、分散式天線系統、微蜂巢式基地台、乙太網路彙聚、交換、路由器、工業網路、視訊訊號處理、視訊傳輸和資料中心的運算。
照片人物:Lattice企業副總裁Sean Riley



萊迪思半導體公司宣佈推出下一代LatticeECP4 FPGA系列,採用低成本wire-bond封裝、具有6 Gbps的SERDES、DSP模塊和具有以硬核IP為基礎的通訊引擎,主打低成本和低功耗的無線、有線、視訊、和運算市場。 

高品質的SERDES和固化的通訊引擎LatticeECP4 FPGA包含多達16個符合CEI 標準的6 GbpsSERDES通道,具有嵌入式物理編碼子層(PCS)模組,採用低成本wire-bonded封裝和高性能flip chip封裝,使客戶能夠選擇以晶片到晶片、以及遠距離背板應用的方式部署LatticeECP4FPGA。多功能和可配置的SERDES / PCS可以流暢、與固化的通訊引擎相集成,有效率地構建完整高頻寬子系統。通訊引擎可比採用類似的FPGA減少10倍以上的功耗和成本。LatticeECP4通訊引擎組合包括針對PCI Express2.1、多個10千兆乙太網路MAC和三速乙太網路MAC、以及串列快速I / O(SRIO)2.1的解決方案。 

創新的DSP處理技術,減少乘法器的數量
LatticeECP4系列具有功能強大的數位訊號處理(DSP)模組,18x18乘法器、寬ALU、加法樹、以及用於級聯的進位鏈塊。獨特的加速邏輯意味著每個LatticeECP4 DSP模組可等於4個LatticeECP3 DSP模組,較上一代LatticeECP3組件的訊號處理能力高出4倍。靈活的18x18乘法器可以分解成9X9、或組合成36X36。此外,多達576個乘法器可以級聯在一起構成複雜的濾波器,用於無線射頻遠端網路架構(RRH)、以MIMO射頻天線為基礎的解決方案,以及視訊處理的應用。

更高的性能和容量LatticeECP4 FPGA的速度比上一代套件快50%,具有1066 Mbps的DDR3記憶體介面和1.25 Gbps的LVDS I / O,也可作為串列千兆乙太網介面。新的LatticeECP4系列還有66%以上的邏輯資源和42%以上的嵌入式記憶體,使設計工程師能夠在FPGA中構造完整的系統單晶片(SoC)。

LatticeECP4 FPGA的設計支持
萊迪思提供智慧財產權(IP)核、開發板、和設計軟體,以便快速啟動設計並加快產品上市時程。一系列的智慧財產權(IP)核包括CPRI、OBSAI、串列RapidIO、XAUI、SGMII/千兆乙太網路、PCI Express、串列連接SMPTE、FIR濾波器、FFT、Reed-Solomon編碼器/解碼器、針對DSP功能的CORDIC、CIC、NCO、和針對記憶體介面和連接的其他IP核。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11