ASPEX SEMICONDUCTOR 採用Cadence益華電腦的 ENCOUNTER 平台 協助推出130NM設計

本文作者:admin       點擊: 2004-06-08 00:00
前言:
Encounter優異的訊號完整性及時序收斂功能協助 Aspex 即時上市


Cadence益華電腦宣佈Aspex Semiconductor(超高速效能和可程序化處理器的IC設計公司)採用Cadence® Encounter™ 數位IC設計平台,以300MHz的速度與130nm技術成功推出其Linedancer™處理器。爲因應一些服務大型市場的客戶之需求(如通訊業、網路服務和影像市場),Aspex將處理器定位在提供130nm製程之設計,並結合新功能以降低設計尺寸和耗電量。Encounter平台使得Aspex達到其上市需求,並提高設計效能目標。


    訊號完整性對Aspex130nm製程上的設計技術是一重要的挑戰。使用Encounter平台的CeltIC™訊號完整性技術,在三週的時間內便實現了減少串音和降低重複設計的出現。First Encounter也幫忙加速完成矽晶圓虛擬原型開發,並達到時序收斂(300MHz)的目標。Encounter平台的技術展現了以連接導線為主軸的設計以及快速繞線的功能,協助推出高品質的矽晶圓設計。 


    「我們對於Cadence益華電腦的Encounter 設計流程感到興奮,」Aspex Semiconductor的副總裁Dr. Ian Jalowiecki表示,「我們輕易地解決130nm的訊號完整性和時序收斂的問題之後,就可以達成設計目標,以符合競爭市場的需求。」


  「去年八月Aspex採用了Encounter 平台,以尋求更多支援和更佳的解決方案。」Cadence益華電腦的資深副總裁兼總經理Guillaume d’Eyssautier表示,「我們很樂見今天Encounter平台已經成功協助Aspex較小尺寸的晶圓設計,並成功地推出130nm製程的設計。」

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11