安捷倫為新一代的前向和嵌入式時脈設計提供唯一完整的抖動容忍度測試

本文作者:admin       點擊: 2009-02-06 00:00
前言:
安捷倫科技(Agilent Technologies Inc.)宣佈,全新的J-BERT N4903B高效能串列BERT,為高達12.5 Gb/s的高速數位介面提供了唯一完整的抖動容忍度測試。如今設計與測試工程師可針對新一代高速串列匯流排裝置,例如PCI Express (PCIe) 2.0、USB 3、QuickPath互連(QPI)、Hypertransport 3和完全Fully-Buffered DIMM 2(FB-DIMM 2),進行最完整而準確的特性描述與相容性測試,從而完成最穩健可靠的設計。

前向時脈架構,例如QPI、Hypertransport和FB-DIMM 2,採用運作速度為資料速率一半的前向時脈。這會使得設計小組在實際的應力環境下,對這些接收器進行特性描述時,面臨額外的測試挑戰。安捷倫的J-BERT N4903B在對這些接收器進行抖動容忍度和邊限的特性描述時,可提供具有可變信號週期失真的半速率時脈,以模擬非理想時脈的效應。它可以讓使用者利用可調整的相位關係,將抖動注入前向半速率時脈和資料信號。如此可達到最準確的特性描述,進而提供更穩健可靠的設計。

採用較高速率之新一代高速嵌入式時脈的電腦和視訊匯流排(例如PCI Express 2.0、USB 3、DisplayPort和SATA 6G)在測試與驗證階段需依賴複雜的抖動注入和信令技術。新的Agilent N4903B可完全滿足上述的需求,因其提供經過校驗、內建的抖動注入和信令功能。

台灣安捷倫科技總經理張志銘表示:「我們以提供業界領先的抖動容忍度測試解決方案引以為傲。我們的J-BERT平台可以解決嵌入式和前向時脈架構的最新測試需求,此足以證明我們協助電腦、視訊和通訊產業的研發與驗證工程師,推出穩健的新一代高速數位介面的決心。」

Agilent J-BERT N4903B高效能串列BERT的優點包括:

ο 可為前向時脈裝置產生具有可變信號週期和抖動的半速率時脈,以模擬最糟情況。

ο 最完整且經過校驗的抖動源,提供具有符合PCIe 2.0標準之頻譜分佈的可選擇隨機抖動、單音和雙音週期性抖動、擴頻時脈(SSC)和殘餘SSC、BUJ、內建ISI與正弦干擾。

ο 符合標準的抖動注入功能,可測試最新的串列匯流排接收器,例如PCIe 2.0、USB 3.0、SATA和DisplayPort。

ο 具可調式迴路頻寬的內建CDR,可提供準確的TJ量測。

ο 可藉由模擬電氣閒置狀態,及為輔助輸出(觸發輸出和輔助資料輸出)提供可變的輸出電壓位準,使待測裝置的控制變得更為容易。

ο 60個區塊碼型序列編排器,可加快執行較長測試序列的速度。

ο 可從Agilent N4903A升級到Agilent N4903B,充份保障您設備上的投資。

有關安捷倫J-BERT N4903B的詳細資訊,請上網查詢www.agilent.com/find/jbert。如欲查看產品的高解析圖片,請至www.agilent.com/find/jbert_images網站。

如欲觀看J-BERT N4903B的線上短片,請上網www.agilent.com/find/jbert_video。

有關安捷倫科技更詳細的資訊,可查詢www.agilent.com網站。

# # #

其它有關技術、公司概況及經營團隊的新聞,可瀏覽安捷倫科技的新聞網站,網址是:www.agilent.com/go/news。


電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11