當前位置: 主頁 > 新品報到 >
 

新思科技推出全新超低功耗非揮發性記憶體IP能降低功耗達90%並縮減一半使用面積

本文作者:新思科技       點擊: 2013-12-02 15:27
前言:

2013年12月2日--全球晶片設計及電子系統軟體暨IP領導廠商新思科技(Synopsys)今日宣布推出優化之DesignWare® AEON®多次性可編程超低功耗非揮發性記憶體IP(DesignWare® AEON® Multiple-Time Programmable (MTP) Ultra Low-Power (ULP) Non-Volatile Memory (NVM) IP),適用於對功耗及面積要求嚴格的無線應用及RFID/NFC IC。在進行抹除(erase)以及編程寫入(program)時,DesignWare AEON MTP ULP NVM IP除提供單位元(single-bit)讀取能力外,還能將讀取作業所需電壓降低至0.9V,並讓峰值電流(peak current)控制在10uA以下;和前一代IP相較,新的IP能降低功耗達90%。透過允許使用較小的天線,功耗的降低能延長行動系統的電池壽命、提高RFID/NFC標籤的敏銳度以及縮小標籤面積。

 
Chipus 執行長Murilo Pessatti 表示:「新思科技ULP NVM IP能降低功耗及縮減面積,讓我們能在UHF RFID標籤晶片市場上維持統包解決方案 (turn-key solution) 供應商的強大優勢。做為類比IP廠商,面對日新月異的RFID競爭態勢,我們需要可靠的IP合作夥伴,而新思科技所提供的IP品質以及技術支援令人放心。根據過去使用DesignWare NVM IP的成功經驗,我們有信心新思科技的ULP NVM IP可協助我們繼續開發深具競爭力的產品,滿足客戶對功耗及面積的需求。」
 
SilTerra公司資深副總Yit Loong Lai表示:「將新思科技的ULP NVM IP帶入我們大量的180奈米CMOS製程,能讓客戶降低整體的系統成本,並滿足RFIDNFC標籤對超低功耗的需求。DesignWare NVM IP能與我們的製程技術完美結合,提供一個絕佳的密度與速度組合,同時持久性的效能,有助未來物聯網(Internet of Things)的相關應用發展。」
 
新思科技DesignWare AEON MTP ULP NVM IP提供單位元讀取能力,讓設計工程師在進行功耗/時序取捨時能具備額外的彈性(此可取決於峰值電流及讀取時間的需求)。其具有的快速編程模式,能降低工廠編程(factory programming)的測試成本,與前一代IP相較,能減少達70%的編程時間。DesignWare AEON MTP ULP NVM IP提供高達10萬次寫入次數,如此一來使用該IPRFID NFC設計工程師便能確保其產品可針對廣泛的重複使用進行多次重新編程。此外,該IP整合了重要的高電壓驅動器(high-voltage generation)以及分配電路(distribution circuitry),以簡化整合並降低系統成本與縮小使用面積。
 
新思科技IP及系統行銷副總裁John Koeter表示:「為了達到功耗和成本目標,IC設計人員面對競爭激烈的無線和RFID/NFC標籤市場時,需要能提供最低功耗和最小使用面積的NVM IP。新思科技的DesignWare NVM IP,擁有目前業界最廣的CMOS MTP IP組合,已在超過30億個晶片中以及40多個製程結點中,廣泛地應用。藉由全新的DesignWare AEON MTP ULP NVM IP,新思科技將以其多年NVM技術領導經驗,繼續提供經認證,能降低整合風險並加速上市時程的IP。」
 
上市時程
DesignWare AEON MTP ULP NVM IP已用於180奈米製程結點中。
 
關於新思科技的DesignWare IP
新思科技是一家為SoC設計提供高品質及矽晶驗證(silicon-proven) IP解決方案領導廠商。其豐富的DesignWareIP組合套組包含完整的介面IP解決方案,其中包括控制器(controller)、用於一般通訊協定的實體層(PHY)及驗證(verification)IP、類比IP、嵌入式記憶體、邏輯庫(logic library)、處理器核心以及次系統。新思科技提供多種IP產品的驅動器(driver)、轉換層級模型(transaction-level model)和原型建造(prototype),用以支援IP的軟體開發及軟硬體整合。新思科技的HAPS® FPGA-Based原型建造解決方案允許系統環境中的IPSoC的驗證,相較於傳統方式,其Virtualizer™虛擬原型建造工具組,更能協助晶片設計者,大幅提前可用於IP或整體SoC的軟體開發時程。藉由強大的IP開發方法論以及在品質、IP原型建造、軟體開發和全面性技術支援的大量投入,新思科技協助設計人員加速產品上市時程並降低整合風險。欲獲取更多DesignWare IP相關訊息,請參考下列網站:http://www.synopsys.com/designware
 
關於新思科技
Synopsys加速了全球電子市場中的創新。作為一家電子設計自動化(EDA)和半導體IP領域的領導者,其提供的軟體、IP和服務內容,更能滿足工程師因應設計、驗證、系統開發和製造過程中所面臨的各種挑戰。自1986年以來,全世界的工程師使用Synopsys的技術已經設計和創造了數十億個晶片和系統。更多資訊,請參考:www.synopsys.com

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11